고객님 안녕하십니까?

HOME >PRODUCT> PADS > PADS Layout Flow (구 PowerPCB)

EDA Solution

PADS Layout Flow (구 PowerPCB)

PADS Layout은 폭넓은 기술과 뛰어난 유연성을 바탕으로 복잡한 PCB Design을 보다 간단하고 쉽게 설계할 수 있도록 지원하는 가장 이상적인 PCB Design Solution입니다.

제품 개요

PADS Layout은 관련 PCB Design Solution과의 원활한 연계를 지원하고, Design 정의, 분석, 계획 및 설계에 대한 흐름을 완벽하게 제어할 수 있도록 제작된 Tool입니다. 또한 Design 변수 생성 및 향상된 Packaging, Design-for-Test 등을 위한 Module의 추가를 통해 미래의 필요성에 대비할 수 있습니다. 추가적으로 신호 해석의 정확성과 사용 편이성을 위해 Mentor Graphics사의 HyperLynx 제품과의 자연스러운 연계가 가능합니다.

주요 특징

  • Windows® 표준 기반의 PCB Layout
  • 검증된 신뢰성 있는 PCB 설계 기술
  • 강력하면서도 사용하기 쉬운 기능
  • 고급기능의 정확성과 복잡한 설계 문제를 위한 쉬운 도구

PADS Layout Flow 화면 구조

주요 기능

  • 1.RF Design
  • 2.PADS 3D Viewer
  • 3.PADS Layout Option
  • 4.Advanced Packaging Toolkit
  • 5.Advanced Rule Set(ARS)
  • 6.Analog Tool Kit
  • 7.Assebly Variants
  • 8.Cluster Placement
  • 9.Database Viewer
  • 10.DFT Audit
  • 11.IDF Link
  • 12.Physical Design Reuse(PDR)

    1.RF Design


    RF 및 Microwave Design을 위한 편리하고 향상된 기능을 갖추고 있습니다.

    기하학적인 Line 기능을 보유한 Library Editor, Board Editor, Channel/Coplanar Design을 위한 Via shielding, 특정 동판 형상을 위한 자동 Via Fill, Chamfer 또는 Square Corner 기능을 지원하며,
    복잡한 동판 형상들을 DXF로 입력이 가능합니다.

    RF Design 화면 구조

    맨위로

    2.PADS 3D Viewer


    PADS에서는 PCB의 3D 뷰어가 가능합니다. 부품 및 Via, 배선이 3D로 표시되며 확대/축소 및 회전 등이 가능합니다. 기계부품 및 외장에 장애물이 없는지 확인하기 위한 System 설계를 보다 정학하게 표시하는 기능을 포함 하여 Update를 할 수 있습니다.

    RF Design 화면 구조

    맨위로

    3.PADS Layout Option


    PADS Layout은 다양한 사용자 환경에 맞추어 어떠한 요구 조건도 충족할 수 있도록 다양한 확장 성을 제공하고 있습니다.

      • -Advanced Packaging Toolkit
      • -Advanced Rule Set(ARS)
      • -Analog Toolkit
      • -Assembly Variants
      • -Cluster Placement
      • -Database Viewer
      • -DFF Audit
      • -DFT Audit
      • -PADS Router
      • -PADS Router HSD
      • -IDF Link
      • -Physical Design Reuse(PDR)

    맨위로

    4.Advanced Packaging Toolkit


    Single 또는 Multi-Chip Package 내부 설계를 하기 위한 툴로써, 설계 시간을 단축할 수 있으며, Chip-on-Board Toolkit을 포함하고 있습니다.

      • -Chip on Board (COB)
      • -Single Chip Packages
      • -Few and Multi Chip Packages
      • -Die 생성 자동화
      • -Die Flags와 Power Ring들에 대한 자동 생성
      • 자동화 Wire Bond Fanout을 위한 주어진 Rule 기반의 배치 기법 사용
      • -Wizard 사용으로 Design 과정을 최소화
        • Die, Die Flag and Wire Bond Wizards
      • -GDS II/ASCII/DXF File Format 지원

    RF Design 화면 구조

    맨위로

    5.Advanced Rule Set(ARS)


    ARS는 Layer, Class, Group, Pin Pair, Conditional 및 Differential-Pair Rule 설정을 위한 기본 Design Rule의 계층 구조 확장 기능으로 Signal Routing과 Board Stack-Up구조를 기반으로 하는 High-Speed 설계를 위한 Signal 요구 조건들의 측정 및 검증합니다. ARS 옵션을 사용하려면 PADS Router HSD와 PADS AutoRouter HSD를 사용하려면 ARS가 필요합니다.

    ARS 화면 구조

    맨위로

    6.Analog Tool Kit



    고밀도 단면과 양면 Board를 위한 자동 Jumper 삽입 기능 또는 대화식 Jumper 기능들과 Teardrop Control을 가능하게 합니다. Radial Array Placement는 Test PCB 밑에 부품이 밀착된 상태에서 부품으로부터 배선의 Fanout과 같은 복잡하고 반복적인 Array Pattern들을 정의하고 엄격한 상황에서 Device가 실험되고 Test 될 수 있는 환경을 제공합니다.

    Analog Tool Kit 화면 구조

    맨위로

    7.Assembly Variants


    공용설계 후 조건에 따라서 부품이 빠지거나 추가될 경우 도면에서 쉽게 해당 부품을 추가하거나 삭제하여, 출력하는 도면 또는 부품표에 반영하는 기능을 제공합니다.

    8.Cluster Placement


    필수적인 사전 배치 및 Layout Design Rule에 대한 정의, 검증 및 실행

    9.Database Viewer


    PCB Design Data를 전체 Design팀과 공유함으로써 원활한 의사 소통 지원

    맨위로

    10.DFF Audit


    PADS Layout은 Design 검증, 제조과정 이전에 Error를 수정해 주는 Built-In Design Rule Check(DFF Audit) 기능을 가지고 있습니다. 이를 활용, 조립 전에 Design 품질을 보증함으로써 조립과 Design 부서간에 불필요한 반복 작업을 피하고 생산 지연으로 인한 비용 부담을 줄일 수 있습니다. 또한 FAB House에서 교정되어야 할 Error의 발생 가능성을 낮출 수 있습니다.

    DFF Audit 화면 구조

    맨위로

    11.DFT Audit


    • -Testpoint Assignment : PADS AutoRouter DFT Audit은 Testpoint 삽입 및 기존 Via 또는 Pad의 Testpoint 변환, Rule을 고려해 필요한 Testpoint를 추가하는 기능 등을 지원합니다. PADS AutoRouter에서는 Testpoint Coverage를 극대화 시키기 위해 Size를 줄이면서 반복적인 진행을 합니다.

    • -Testpoint Report : Design Review를 위해 전반적인 Testpoint Coverage Report 생성 가능

    DFF Audit 화면 구조

    맨위로

    IDF Link


    IDF File은 PADS Layout 및 Pro/ENGINEER®와 SolidWork과 같은 기구 설계 Tool을 통하여 2차원 물리적 정보를 제공합니다.

    IDF Link 화면 구조

    맨위로

    Physical Design Reuse(PDR)


PDR Option은 도면 원본과 독립적으로 물리적인 재사용 요소의 생성, 저장 및 배치를 지원합니다. 기존의 검증된 회로를 재사용 함으로써, PDR은 설계 시간을 크게 단축시킬 수 있습니다.

PDR 화면 구조

맨위로

홈페이지

http://www.mentor.com/products/pcb-system-design/products/pads-layout/

상호 : (주)이디앤씨 | ED&C, LTD. : Electronic Design & Communications 주소 : 서울특별시 영등포구 양평동 3가 46번지 이앤씨드림타워 1114호
기업부설 연구소 : 1113호,    ATC (Authorized Training Center) : 701호
전화 : 02-2069-0099 FAX : 02-2628-0021
Copyright © (주)이디앤씨 All Rights Reserved.