3월 032017
 

Tanner 솔루션은 파운드리 호환 PDK, 빠른 학습 곡선을 위한 직관적 인 사용자 인터페이스와 고도로 통합 된 End-to-End Flow 를 통해 유저의 개발 환경에 맞게 다양한 구성을 할 수 있으며, 최소한의 비용으로 완벽한 Analog/Mixed-Signal IC Design 설계를 제공합니다.

tanner_ams_ic_design_flow.jpg
그림-1. Tanner AMS Design Flow

해당 Flow 에서 Schematic Capture S-EDIT 와 같은 각각의 Flow 를 클릭하면, 해당 Flow 설명 페이지로 이동합니다

그림-1 과 같이 Tanner AMS Design Flow 는 Analog / Digital Mixed IC 를 위한 완벽한 맞춤형 설계 프로세스 입니다. 고집적 IC 설계 회로를 위한 회로 설계:S-EDIT, Mixed Signal 시뮬레이션:T-SPICE, 시뮬레이션 결과 파형 Viewer 및 편집:W-EDIT, 물리 레벨 Layout 편집:L-EDIT 및 현재 파운드리 검증 골든 Tool 인 Calibre LVS, DRC 를 제공합니다.

Tanner EDA 는 사용하기 쉽고 직관적이며, Windows 와 Linux OS 를 지원합니다.

  • OpenAccess and iPDK support
  • Accurate SPICE simulator compatible with HSPICE and Verilog-A
  • View simulation results directly on the schematic
  • Complete hierarchical layout editor with SDL and manual-assisted routing
  • Real-time, interactive DRC
  • Automatically generates current mirrors, differential pairs, and arrays
  • Calibre®-compatible, hierarchical DRC and netlist extraction
  • Extract RC parasitics with fast 2D or ultra-accurate 3D
Tanner S-EDIT Schematic Capture Tanner T-SPICE Analog Simulator Tanner T-SPICE AMS Mixed Signal Design and Simulation Tanner L-EDIT IC Layout Tanner Calibre One DRC/LVS Tanner Calibre One xRC Tanner L-EDIT IC Layout Tanner T-SPICE AMS Mixed Signal Design and Simulation HDL Design HDL Simulation Tanner Digital Implementation Tanner Digital Implementation Tanner Digital Implementation

Tanner AMS IC Design Flow Datasheet Download

이미지를 클릭하면 Tutorial 영상을 보실 수 있습니다.
 Posted by at 10:01